一種LED顯示屏發(fā)送卡的設(shè)計(jì)
|
上傳人:LEDth/整理 上傳時(shí)間: 2015-03-06 瀏覽次數(shù): 21 |
| 作者 | 丁鐵夫/嚴(yán)飛/王瑞光/鄭喜鳳 |
|---|---|
| 單位 | 長(zhǎng)春希達(dá)電子技術(shù)有限公司/中國(guó)科學(xué)院長(zhǎng)春光學(xué)精密機(jī)械與物理研究所 |
| 分類號(hào) | TN949.199 |
| 發(fā)表刊物 | 現(xiàn)代顯示 |
| 發(fā)布時(shí)間 | 2010年4月 |
引言
隨著全彩LED 顯示屏的應(yīng)用越來(lái)越廣泛,人們對(duì)LED顯示屏控制系統(tǒng)的要求越來(lái)越高,這也促使LED顯示屏控制系統(tǒng)的不斷升級(jí)和改造,主要體現(xiàn)在提高性能和節(jié)約成本上。LED顯示屏控制系統(tǒng)的組成一般有如下幾個(gè)部分:視頻發(fā)送裝置、視頻接收分配裝置、LED面板。顯然,作為前端的視頻發(fā)送裝置在整個(gè)環(huán)節(jié)中起著舉足輕重的作用。
1 LED顯示屏發(fā)送卡的現(xiàn)狀
LED 顯示屏發(fā)送卡一般由DVI 模塊、FPGA 控制器、外存儲(chǔ)體模塊和網(wǎng)絡(luò)輸出模塊構(gòu)成[4],F(xiàn)PGA將輸入的圖像數(shù)據(jù)交替寫入外存儲(chǔ)體,同時(shí)也從外存儲(chǔ)體中交替讀出圖像數(shù)據(jù),再通過網(wǎng)絡(luò)格式依次將數(shù)據(jù)輸出,原理框圖如圖1所示。
圖1 發(fā)送卡框圖
通常,控制LED 顯示屏的計(jì)算機(jī)的分辨率設(shè)置為1,024×768@60Hz 或者1,280×1,024@60Hz。對(duì)于1,280×1,024@60Hz的實(shí)時(shí)視頻源,總的數(shù)據(jù)量為:
1,280×1,024×60×24=1,887,436,800 bit;
其中一幀的數(shù)據(jù)量為:1,280 ×1,024 ×24=31,457,280 bit。
考慮到分辨率為1,280×1,024@60Hz 時(shí)的像素時(shí)鐘為108MHz,并且整個(gè)實(shí)現(xiàn)過程需要2倍的存儲(chǔ)空間進(jìn)行乒乓操作,故通常采用兩片32 位寬的SDRAM作為外接存儲(chǔ)體。帶有外接存儲(chǔ)體的發(fā)送卡具有緩存一幀數(shù)據(jù)的能力,并將輸出與輸入隔離開,有利于從全屏的數(shù)據(jù)中按照不同需求截取所需數(shù)據(jù)進(jìn)行處理。但同時(shí),滯后一幀數(shù)據(jù)也是實(shí)時(shí)傳輸中的一個(gè)缺點(diǎn),尤其是在需要嚴(yán)格實(shí)時(shí)傳輸?shù)膱?chǎng)合。另外,增加兩片SDRAM也給設(shè)計(jì)增加了成本。
用戶名: 密碼: